文献知网节
  • 记笔记

一种高精度定时器设计方法

柯小路王继生李洋

南京电子技术研究所

摘要:本文基于FPGA平台提出一种参数化定时设计方法,其采用嵌入式SOPC技术,通过实时操作系统将定时参数传递给定时产生逻辑,实现定时的灵活变化。在参数化定时设计的基础上,进一步提出一种高精度定时器设计方法,将定时信号分为整数和小数两部分分别产生。试验结果表明,该方法与直接使用高频时钟作为计数基准产生的定时精度一致,而在逻辑资源消耗、时序收敛等方面更具优势。
  • 专辑:

    电子技术及信息科学

  • 专题:

    电信技术

  • 分类号:

    TN957

  • 手机阅读
    即刻使用手机阅读
    第一步

    扫描二维码下载

    "移动知网-全球学术快报"客户端

    第二步

    打开“全球学术快报”

    点击首页左上角的扫描图标

    第三步

    扫描二维码

    手机同步阅读本篇文献

  • HTML阅读
  • CAJ下载
  • PDF下载

下载手机APP用APP扫此码同步阅读该篇文章

下载:34 页码:82-83 页数:2 大小:1572K

相关文献推荐
  • 相似文献
  • 读者推荐
  • 相关基金文献
  • 关联作者