节点文献

面向同步时序电路的电路并行测试生成算法

免费订阅

【作者】 刘蓬侠曾芷德李思昆

【Author】 LIU Peng-xia, ZENG Zhi-de, LI Si-kun (School of Computer,National University of Defense Technology,Changsha 410073,China)

【机构】 国防科技大学计算机学院国防科技大学计算机学院 湖南长沙410073湖南长沙410073湖南长沙410073

【摘要】 面对VLSI设计规模日益增大的挑战 ,除了电路并行以外 ,其它已有的基本并行策略都无法从根本上解决测试生成的复杂性问题 .然而 ,已有的电路并行测试生成算法并未取得理想的结果 ,尤其对时序电路 .因此 ,如何划分电路 ,成为电路并行算法的设计基础和成功的关键 .面向逻辑级描述的同步时序电路 ,以触发器为核的电路划分算法BWFSF将电路划分为大功能块 .对Benchmark - 89电路的实验结果表明 ,基于G -F二值算法和BWFSF算法的电路并行测试生成算法在有效减少存储空间消耗的同时 ,还能够获得稳定的加速比 .

【基金】 国家自然科学基金资助项目 ( 6 97730 35 )
  • 【分类号】TP331.1
  • 【下载频次】67
节点文献中: 

本文链接的文献网络图示:

浏览历史:
下载历史: