节点文献

一种基于BP最小和译码算法的IP核设计

免费订阅

【作者】 李威彭端

【Author】 LI Wei;PENG Duan;School of Information Engineering,Guangdong University of Technology;Department of Experimental Teaching,Guangdong University of Technology;

【机构】 广东工业大学信息工程学院广东工业大学实验教学部

【摘要】 基于置信传播BP改进的最小和译码算法原理,依据IEEE 802.11ac标准进行QC-LDPC译码器IP核的设计。对传统BP译码算法的校验节点更新公式进行优化、改进,通过仿真性能对比,采用最小和译码算法设计实现译码器。该译码器采用串行译码结构,可节省硬件资源和开销。在Vivado 2016.4集成开发环境中通过Xilinx ZYNQ7020 FPGA芯片设计码长为648 bit、码率为1/2的QC-LDPC译码器。同时将FPGA实现的译码器输出与计算机仿真结果进行对比,仿真验证结果表明,译码器IP核设计正确合理。

【基金】 广东省科技计划项目(2014A010103025)
【所属期刊栏目】 电子与信息器件 (2020年12期)
  • 【DOI】10.16652/j.issn.1004-373x.2020.12.007
  • 【分类号】TN911.22
  • 【下载频次】22
节点文献中: 

本文链接的文献网络图示:

浏览历史:
下载历史: